400M超高速采集卡&波形發(fā)生器 l 2通道并行ADC采集 l 1通道DAC l 速率400MSPS l 14bit l 2GB DDR l Xilinx Virtex5 FPGA l 標準6U CPCI板型 l 300MB/S讀寫速度 本產(chǎn)品提供定制開發(fā)服務,若有需要請電話聯(lián)系! 聯(lián)系人 王龍強 聯(lián)系電話 簡介 本采集板卡集成了2路高速數(shù)據(jù)采集、1路波形發(fā)生器、1片大規(guī)模FPGA、2GB緩存接口,可實現(xiàn)對2路信號直接射頻采集、存儲、預處理或傳輸,以及同時DAC波形發(fā)生。其主要特點包括: 射頻/中頻輸入 本板卡具有2路相同且獨立的模擬信號輸入通道,由SMA接口輸入的射頻或者中頻信號經(jīng)過信號調(diào)理電路注入ADC并轉(zhuǎn)換為數(shù)字序列。 ADS5474:分辨力14bit,采樣率400MSPS。 Virtex5 FPGA 該板卡包含兩片Xilinx Virtex5 FPGA,根據(jù)焊裝的具體型號不同,單片容量由400萬門至1600萬門不等。兩片F(xiàn)PGA前后級聯(lián),前級FPGA(XC5VSX50T)連接2路高速ADC,適合進行數(shù)據(jù)處理,外掛2G的DDR2 SDRAM存儲器以擴展其存儲能力。 時鐘系統(tǒng) 板卡具有一套多源全局時鐘網(wǎng)絡,由一個高穩(wěn)定晶振、一個可編程時鐘電路以及觸發(fā)電路構(gòu)成。時鐘電路可以向所有的A/D、FPGA提供2路相參(或非相參)且具有固定分頻關(guān)系的時鐘信號。時鐘源可以來自板載時鐘也可以由外部SMA接口輸入(使用跳線選擇)。可編程分頻器由一個FPGA控制的SPI口控制內(nèi)部倍頻系數(shù),具有較高靈活性。 存儲器 板上配置存儲器包括: 兩個32Mbit FlashROM,存儲FPGA配置數(shù)據(jù);一片64KB EEPROM用于存儲用戶自定義數(shù)據(jù);128Meg×64bit的DDR2(2GB),用作數(shù)據(jù)緩存。 數(shù)字接口I/O 板卡的兩片F(xiàn)PGA直接或間接引出了若干數(shù)字I/O接口到CompactPCI 插座上。 PCI接口 板卡具有一個標準的64bit 66MHz CPCI總線接口,采用PCI9656作為橋芯片,可以工作在PCI從模式或者DMA模式。當板卡插入CompactPCI內(nèi)時,主機板可將其作為一個PCI設備訪問,可以進行的操作包括:復位、配置FPGA程序、讀數(shù)據(jù)、寫數(shù)據(jù)等。 電源 板卡可以從cPCI接口直接取電,其內(nèi)部對各個主要電路都進行了單獨的電源穩(wěn)壓和隔離,保證電路的性能。當單板使用時,也可以通過其外接電源插座提供的+5V、+12V電源供電。 機械結(jié)構(gòu) 板卡是標準的CPCI 6U板型,符合PCI標準。其外觀為標準6U CompactPCI板型。